|
发表于 2020-5-29
|
|阅读模式
RME保持稳定/ G6 F$ f% k: u8 b, f
, m2 Q6 {/ `7 B4 k: H
RME推出了其SteadyClock技术的最新版本——SteadyClock FS。它能在数字音频信号中提供同步和时基偏移(jitter)抑制。飞秒时钟通过改进二级模拟PLL电路并对直接数字合成和PPL跟超低相位噪音的石莹晶体做参考,从而改进了自身的时基偏移(jitter)。" @+ R) h; W s, u D9 T8 j
8 q7 [# @9 g7 D$ ?$ M+ A- C
3 i. I& U* U2 c, |# W# f( C% S7 G5 d2 w3 i1 d! e6 f9 F6 w+ i O9 k# y
- d( I2 X$ {' _* C! ]5 eSteadyClock最初是为了从严重抖动的MADI数据信号中获得稳定而干净的时钟而开发的。自抖动是通过DA转换测量的,可以达到通常仅在主石英时钟模式下可用的水平。驱动更新电路的低相位噪声振荡器达到的抖动指标低于皮秒。据报道, SteadyClock FS具有更高效的滤波功能以及基于超低抖动参考时钟的设计。
7 `: S' E" ~' s9 X J" F: [$ U
3 n) l3 ]# X6 V; [7 m3 y
/ |4 X9 ?" x" |- v2 R
% Y* C& }6 y, W( f& E( V+ {% e2 K0 h包含SteadyClock FS的第一个产品是ADI-2 DAC转换器, 它可用作USB音频接口,双耳机放大器以及适用于iOS设备的高端AD/DA前端和耳机放大器。 |
|