|
发表于 2020-5-29
|
|阅读模式
RME保持稳定: l& ^' \, [5 J) ] ^
5 ?! f% e8 \+ C) t: r0 _/ bRME推出了其SteadyClock技术的最新版本——SteadyClock FS。它能在数字音频信号中提供同步和时基偏移(jitter)抑制。飞秒时钟通过改进二级模拟PLL电路并对直接数字合成和PPL跟超低相位噪音的石莹晶体做参考,从而改进了自身的时基偏移(jitter)。 P t! p l) Y
; k- D# e/ |$ f. H2 W8 c
+ ^1 x+ f& C6 i; f f" F
7 P+ q5 F! ?1 B9 q: p) W0 q. B) G, P8 V; o
SteadyClock最初是为了从严重抖动的MADI数据信号中获得稳定而干净的时钟而开发的。自抖动是通过DA转换测量的,可以达到通常仅在主石英时钟模式下可用的水平。驱动更新电路的低相位噪声振荡器达到的抖动指标低于皮秒。据报道, SteadyClock FS具有更高效的滤波功能以及基于超低抖动参考时钟的设计。5 y# k9 L9 j5 |7 R
8 Y" I* ~+ P5 T. R |& t7 `* w4 ]: W0 m; G* H! ^. L& u
3 J. [4 t9 |4 k, I$ E( u V
包含SteadyClock FS的第一个产品是ADI-2 DAC转换器, 它可用作USB音频接口,双耳机放大器以及适用于iOS设备的高端AD/DA前端和耳机放大器。 |
|