音频应用

 找回密码
 快速注册

QQ登录

只需一步,快速开始

查看: 14935|回复: 1
收起左侧

[音频] GM8775C规格书,MIPI转LVDS,MIPI转双路LVDS分享

[复制链接]

383

积分

2

听众

200

音贝

音频应用

Rank: 1

积分
383
发表于 2022-7-28 18:02:26 | 显示全部楼层 |阅读模式
1     产品概述
       GM8775C 型DSI 转双通道 LVDS 发送器产品主要实现将MIPI DSI 转单/双通道 LVDS 功能,MIPI 支持 1/2/3/4 通道可选,最大支持 4Gbps 速率。LVDS 时钟频率最高154MHz,最大支持视频格式为 FULL HD(1920 x 1200)。
       该芯片主要应用于手持设备、双屏显示,大屏幕显示等应用需求。
/ P1 V9 n0 Y: P
2     产品特征( Y5 |& R% F* H) x

( a% A: [  ]( @. Q* N( ~7 w
a)    I/0 电源电压:1.8V /3.3V;
b)   core 电源电压:1.8V;
c)    支持 MIPI® D-PHY 1.00.00 和 MIPI® DSI 1.02.00。
d)   MIPI 支持 1/2/3/4 通道可选的传输方式,最高速率1Gbps/通道。
e)    MIPI 接收 18bpp RGB666 、24bpp RGB888 、16bpp RGB565 的打包格式。
f)     MIPI 支持 LPDT 传输(Low-Power Data Transmission)和反向 LPDT 传输。
g)    LVDS 的时钟范围为 25MHz 到 154MHz。
h)    LVDS 输出支持单/双通道模式。选择双通道模式时,可配置输出为 18/24bit,JEIDA/VESA 模式;选择单通道时,每通道可同时输出,且可单独配置输出模式  (18/24bit,JEIDA/VESA 模式)。
i)     LVDS 的输出数据通道可灵活调整顺序以方便PCB 布线。
j)    可选择采用 MIPI 时钟或外部参考时钟做 LVDS 输出的参考频率,且支持自动  校准功能。
k)   支持 MIPI commandmode 配置和外部 I2C配置两种芯片配置方式;
l)     GPO可以输出PWM信号,控制屏幕背光。
m)   封 装 : QFN48-pins with e-pad.
n)    工作温度:-40℃~85℃;
o)    ESD 能力:≥2KV。

4 a. U& [9 V$ Q$ C3 A3   产品功能框图
" n: g/ E: Y8 b# {
/ M+ y! }: X. U- ~3 b6 z
0 \0 o  @1 ^3 u  ?
% n) P$ c9 i! }, }2 [
图 1 功能结构图
       功能框图按图 1 规定。本器件主要由 DSI 接收通道、数据缓冲、锁相环、LVDS 信号打包、LVDS TX 等模块组成,实现将1/2/3/4 通道的 DSI 图像信号转换成单/双通道 LVDS 信号输出的功能。

" k$ ~: I3 u- }- r+ V: S
4     封装及引脚功能说明
4 K; q  U0 q& C2 i
3 e( k5 n- i* y& y% i3 _
       本器件采用 48 引线的方形扁平无引脚(QFN48)封装。外形如下所示:

: N9 e( ]$ o) Q: o/ |; V3 [
8 g3 i5 O" Q2 Q8 s) w& N& y
                                                                                          单位为毫米
  ; _# i, W! ?5 p) [( U8 T
  
尺寸符号
  
  
数值
  
  
最小
  
  
公称
  
  
最大
  
  
A

0 c7 |2 ]/ W5 T3 r& A/ Z. K, R
/ y1 I- O) m7 Z" ~( l
/ j6 o9 B& A1 Q- x9 A" D

* D- i2 C2 r  M5 g
0.70
9 F) F. x& \# b, V2 s+ J+ _$ ]

$ n( Z" `1 K, G7 G! g) B

2 Q! A: [; X" r/ x
4 v4 j( @. X( U; X' E2 [. N  L

( a9 O8 [" f' Q6 |8 }
* x( w8 N4 n( _5 ]/ {# u2 ]

, |5 S3 w( P/ N- ~( k( q5 x  {& Z. Z' F5 ~! h, }# i9 Y: A+ x
0.80
1 T" _* p. M9 v9 d; ]6 L* {

# c7 Y( @% c0 z

, p' _5 u" [6 x# Q. Z" s3 f# D+ V
# U3 d& Q+ l2 L6 f+ T1 S5 Z/ t
A1

, T9 s  T( O) w" h) Q! z- S
; v8 \  l0 Q' K
' D3 t$ ^6 t8 N4 ^7 T
3 E- c7 c1 M0 F( M0 @6 |
0
, V$ j2 r; ?" e: b1 I
! H" V' s0 D- f' E9 @. ^

, S& U1 G4 A, e, {/ [
- |# a0 L# k. y6 V, G  d$ p

6 u5 x; L) D( Y# O
; @$ G) s! `' |# e) n
7 @! A5 }3 Q) M8 X) x- Q
' l" ~8 w/ y6 Q. H  Q! M
0.05
8 v6 v: F2 K2 |
. U& W% H$ V  B6 y# G3 M
3 n- t$ I1 R" A& Q% ?+ Q5 k: O

4 `1 y) y- P+ H, c! ]2 g5 `4 Z
b
" c8 H2 j- T: u0 S( Z& |
8 P) z) Y" c: M8 w3 |$ ]9 Q

: J0 `0 O$ j, L3 N" |+ T- l# Y, V' ]; X* F6 Z# l+ g7 x9 h% g6 `* t
0.18

; i- f! P0 m3 D. t, U6 X/ g7 ^" G6 Q/ o% {

% e* @; W6 K+ e6 r
, R& `2 x# \9 L! O. d( a  j0 S

! @; v% \, x6 v% O
# p0 H1 Y; E0 G; V

% ^7 {2 X/ A3 [+ t! d
- @. b( {. p3 M+ a9 k
0.30
; g# G* X8 V0 o) h* e( y. r
4 M, p5 q* v' ^: S2 U- t2 \

: r4 A# b3 ^# n5 B+ _+ R* U( b# [2 y
# z2 [( k4 \' p: j# _- ~
c

- |& w$ I! u' i" m  e: y: Z9 n
+ ~, j& V( |7 S/ \) `$ j
8 h  K$ P' ~9 m# p

4 U1 @1 P( T$ V9 `  b3 M7 @
0.18

& x( D# F( M4 }: \0 J0 _5 X7 p, @. Q( ?5 L: ?+ `2 _* ?$ w4 l$ V6 |0 ^
3 a3 `! k, ~. P9 R# ~. c; g

, m  Z4 G- K  l3 P7 h9 l
5 w! Z  ~0 y6 B

% O2 t8 [0 ?. g# U* |
" d( [* ?6 i2 D; B2 _+ y

( |" ~# @3 Q; H. u
0.23
% `* I8 O2 M* X* ^4 b: @% a6 q
( R% R6 {* c0 _3 N( Y
( L2 k8 F7 T5 o2 T: i' c# ^

! }- c$ ?2 a3 T% _% `: Z: _8 e* j
D

+ @, J, n0 C+ Y9 _  [
7 Q7 k/ X7 ]2 j
) n; \( ~7 u% M! e& c# T
. m2 ^. q4 O. Z/ M; t
# |# M4 _. d8 a' [

9 r7 @; a/ V) r, q
: I4 g) ~' p8 g( h2 e
/ I; @4 W- k# L& O  @

" o( z. p$ E2 L1 R9 e: t/ @1 Q3 u/ H6 u
4 m+ a# g9 b- U) ]
2 w' L5 S7 E/ D7 B% r. Z2 C) A
7.10

& [+ W- r3 J9 t) T" _
# `6 z. B2 y8 }  O

4 ?7 Q5 K: z" H7 i2 B# B
' f5 b' j* P$ ^2 ]3 w
E

- d; j+ n* M' a' [9 ?  e' g- \$ W6 U( x% p5 J$ p
" A) O  U* b- ]$ g" m

# x) t2 J" v3 R% f3 U( A
( [" M  X' Q" V7 L" _, u+ Y, w
# {) A# T! p3 O$ _
- }, @2 Z+ s. B1 v3 s$ c% ^

/ C; s0 O; V3 g- M  X. a

, _. @+ q' D, S* C7 r
1 g- }, L7 p% A- v* s& n

% l8 V+ P# C5 Y6 v. F# E6 y
" p- g8 ]" Z5 s4 Q
7.10

- q' C! t( M: A
+ ?) Q2 g4 U9 N: {5 Y

" K7 ~! D: a. R7 d" J  w9 H: C- ~/ j/ _/ {1 \
e

% E. T, P# B; s2 C% R" I" H; |) Y' T" w8 n0 M, E. c

' h5 |7 |0 }, y; K% a" E9 G! l! A$ z+ S' t& ~

7 R8 y- E5 m( ]' b. F! ~) U0 B# j3 W6 c

. b) ?4 t7 J" I$ m8 J7 ?3 z7 H8 e, {0 G, g$ }
0.50

& z$ d/ `& l* F( ~; i5 R
5 C9 u0 {  N& T
  b/ M0 v9 X+ s# N, R1 G
/ }$ T0 k  B0 i/ C7 z9 T8 X9 a
  r# g& R& {6 g9 j3 i- [

. g: B, n8 G/ _/ ~. w2 N

7 y+ j4 r6 ?6 W; a% X, H5 W* J. ^- o* u/ r
D2
5 J8 ?8 l+ J& i( c4 z4 x7 {
# e& }0 o! t& B  F- Q% h: {( S

$ w5 ]7 x8 G" D  ~: q5 g8 G" l5 O( t  q+ c2 i# V7 P3 B
5.30

1 c* F6 X9 |. n% E$ C. L$ D/ g7 P- g+ \& Y6 F
! ~) R( k' i  w0 [, p) q
: D/ q7 C/ G- ^- K1 u6 k
; ^. n" Z  ?/ i) b

  ]; ~* J5 K+ ^+ o4 g# v  h" i

9 {/ q5 n/ v( y' @
2 A* E9 w) ~; `$ M
5.50

% `+ h2 T% o) K* ^- A' K
* L) o9 @3 h7 U) Z
, I# V5 I9 ]6 r8 R$ x

" m8 `# k9 u1 h/ S' p
E2

& c' p& b3 P% W' h  F( t* q. s
) ]0 F1 u- O0 M0 m/ x. u; I3 n
( L# o) t! }* I5 U

) ~2 y* B" Q2 f1 w# f3 a( b
5.30

4 [6 ^  t. T3 g! y; Q# i! F1 G. |9 g5 ~+ {5 k, N

$ F8 i# `6 e, U7 Q2 n" u1 l+ Y; w8 Z3 g( G

, u" q- X; Q, Y
: e; D( ?& e6 e! |7 J7 c' c
4 M; k4 K0 F$ m% G

; J5 _# g7 U# Q
5.50

$ `0 }9 q& s. E& s4 w9 H
+ ]2 b/ L6 I  O0 B
/ m% d# g/ q1 a  ^1 H5 L: o
) X* n" J8 Q- j  t2 o
L

! U+ e# H/ U- `- b; @; y$ n9 Q5 f
  O- W! ]1 e9 I  }

2 N& C$ w- l- v" c8 }7 ]8 e9 E$ X# g7 l% V
0.35

- {7 E2 L0 A8 E6 T! O6 ?* k: i' f- U, z5 L) y' X

! C) u9 h. I5 R. P) U; b
  Q( c4 k1 m0 M- N/ ~
# x7 r; B4 {8 D4 `
$ |5 x% J5 H& y' ]. R+ Q$ e

1 v; [$ E1 X& S9 L
$ F4 E2 Y  |1 b1 ~7 _
0.45

; a) o  c' T9 f9 y0 Y" u% Q' x  G" a3 ?

5 A  y( f; Q7 T8 ^2 r
- s5 X0 q$ F5 _9 H2 o  X' M) D
Z
( ]6 Q- ]0 r4 J5 `7 k% r' J

' e$ M( X7 s$ U1 S; N# S  o) P: J' `
) a  B' J$ u* }

* |+ ]. q1 e0 h

) O4 m8 e4 m0 |5 g, `. s# R4 {  l7 i  J- i5 p( S
4 u" Y0 q1 h- K, s5 e; \
3 w. |. F" M- d& C, t: D
0.75

8 b3 q$ s0 W) G$ m6 n9 |
5 `: |+ Q' f  B, N( ~

4 a( f  u# F) e# A
5 o6 E. q# F9 E: ^" i

/ q' v' n0 Q# H0 x- ~" Z, Z+ b0 A
图 2 外壳外形
- Y; p5 o4 `8 j' D' }$ ?6 W
引出端排列如下所示:

0 o/ ~! S: G  k, f1 u
芯片的引脚功能详细说明:
表 1 引脚功能说明

/ R& s' e% j; e7 V: C( g* K& W
  
引脚号
  
  
引脚名称
  
  
IO  方向
  
  
功能说明
  
  
MIPI 输入端口
  
  
14/15
  
  
DA0P/ DA0N
  
  
In
  
  
MIPI DSI 数据 0 通道差分输入正/负端
  
  
16/17
  
  
DA1P/ DA1N
  
  
In
  
  
MIPI DSI 数据 1 通道差分输入正/负端
  
  
20/21
  
  
DA2P/ DA2N
  
  
In
  
  
MIPI DSI 数据 2 通道差分输入正/负端
  
  
22/23
  
  
DA3P/ DA3N
  
  
In
  
  
MIPI DSI 数据 3 通道差分输入正/负端
  
  
18/19
  
  
DACP/ DACN
  
  
In
  
  
MIPI DSI 时钟差分输入正/负端
  
  
LVDS 输出端口
  
  
34/33
  
  
A_Y0P/A_Y0N
  
  
Out
  
  
A 通道 LVDS 数据 0 路差分输出正/负端
  
  
32/31
  
  
A_Y1P/A_Y1N
  
  
Out
  
  
A 通道 LVDS 数据 1 路差分输出正/负端
  
  
30/29
  
  
A_Y2P/A_Y2N
  
  
Out
  
  
A 通道 LVDS 数据 2 路差分输出正/负端
  
  
26/25
  
  
A_Y3P/A_Y3N
  
  
Out
  
  
A 通道 LVDS 数据 3 路差分输出正/负端
  
  
28/27
  
  
A_CLKP/A_CLKN
  
  
Out
  
  
A 通道 LVDS 时钟差分输出正/负端
  
  
48/47
  
  
B_Y0P/B_Y0N
  
  
Out
  
  
B 通道 LVDS 数据 0 路差分输出正/负端
  
  
46/45
  
  
B_Y1P/B_Y1N
  
  
Out
  
  
B 通道 LVDS 数据 1 路差分输出正/负端
  
  
44/43
  
  
B_Y2P/B_Y2N
  
  
Out
  
  
B 通道 LVDS 数据 2 路差分输出正/负端
  

6 z+ X! b; Z2 f( |* g7 M0 o
  
40/39
  
  
B_Y3P/B_Y3N
  
  
Out
  
  
B 通道 LVDS 数据 3 路差分输出正/负端
  
  
42/41
  
  
B_CLKP/B_CLKN
  
  
Out
  
  
B 通道 LVDS 时钟差分输出正/负端
  
  
数字及控制端口(TTL 电平)
  
  
1
  
  
SCL
  
  
InOut
  
  
I2C  Master/Slave 的 SCL 管脚
  
  
2
  
  
SDA
  
  
InOut
  
  
I2C  Master/Slave 的 SDA 管脚
  
  8 Q& J+ l$ j" R8 f& W, e* z
  
8
  
  0 j( p( {4 U# n) ]8 n
  
I2C_TYPE
  
  ' x# b- \6 I" B2 M% B# L( G
  
In
  
  
高:SCL/SDA 为 Master,上电复位后自动读取外部 EEPROM的内容,EEPROM 地址为 0xA0;
  
低:SCL/SDA 为 Slave
  
    V* p9 M8 X4 `5 c, d
  8 F5 j: b3 F" X9 q( K
  
7
  
  3 I. r, S) j7 U
  / G0 t9 k1 t  {( W! u
  
I2C_ADDR
  
  $ d7 F8 _0 ^+ I1 ]: f0 V* {
  " W$ K% h* @6 _: z2 j4 @2 f- c
  
In
  
  
1)当 I2C_TYPE  为低时,该芯片的 I2C 地址为:
  
(1)  I2C_ADDR 为高, 芯片 I2C 地址为 0x5A;
  
(2)  I2C_ADDR=Low, 芯片 I2C 地址为 0x58;
  
2)当 I2C_TYPE 为高时,外部 EEPROM 的地址为 0xA0。
  
  
6
  
  
IRQ
  
  
Out
  
  
通过寄存器配置输出信号
  
  
3
  
  
GPO_0
  
  
Out
  
  
通过寄存器配置输出信号
  
  
4
  
  
GPO_1
  
  
Out
  
  
通过寄存器配置输出信号
  
  
9
  
  
RESERVE
  
  
In
  
  
保留管脚,接地。
  
  ! `  `2 e; f0 R: l8 a. @8 y
  
12
  
  
5 H5 A; N$ e' D( L3 Z( y& H  
EN
  
  
' ]- B  ~: p% B1 h  ?  
In
  
  
芯片使能控制输入端:
  
1)为高时,芯片正常工作;
  
2) 为低时,芯片进入关断状态。
  
  
/ H/ }) h$ F+ y& R0 t, `  
24
  
  ( A8 W' X6 q6 [: d* x7 T* |
  
REFCLK
  
  
In
  
  
外部参考时钟输入管脚。当不用该管脚的参考时钟时,
  
该管脚接 GND。
  
  
电源端口
  
  
35/38
  
  
VDD_LVDS
  
  
Power
  
  
1.8V LVDS 电源,电源纹波≤±100mV
  
  
36
  
  
VDD_PLL
  
  
Power
  
  
1.8V PLL 电源,电源纹波≤±100mV
  
  
10
  
  
VDDIO
  
  
Power
  
  
1.8V/3.3V  I/O 电源,与 VDD_RX 电压相同,电源波动≤10%
  
  9 Y- G, L/ c$ J6 f7 w9 F) m
  
13
  
  
9 v* s- T; j: C4 X/ E9 ]* g8 N  
VDD_RX
  
  : m. o) F4 ]6 q  l
  
Power
  
  
1.8V/3.3VMIPI 电源,与 VDDIO 电压相同,电源纹波≤±
  
10%
  
  - r, x( }! ~% M0 Q
  
11
  
  - @7 U. l/ k5 ?4 `% {
  
Vcore
  
  , ^, c% `0 R* X0 }
  
Power
  
  
芯片内部 1.2V 电源,该管脚必须接到地电容。电容至少
  
为一个 0.1uF 和一个 1uF 并联。
  
  
37
  
  
VSS_PLL
  
  
GND
  
  
PLL 地。
  
  
5
  
  
GND
  
  
GND
  
  
VDDIO 地。
  
  
DAP
  
  
GND
  
  
GND
  
  
芯片地
  
5 [' G  I# V" b! ?+ Z: r
" H' ]( Y1 B2 j8 x0 }& @# p5 b

# R3 Y* O- ^0 e) [  V
3 d$ p+ T$ [0 \. {7 G5 `

# @9 |) x9 a) g- s, d! r/ Y
欢迎厂家入驻,推文!免费!微信:yinpinyingyong

383

积分

2

听众

200

音贝

音频应用

Rank: 1

积分
383
 楼主| 发表于 2022-8-26 10:56:27 | 显示全部楼层
好的产品。好的方案,支持一下,
欢迎厂家入驻,推文!免费!微信:yinpinyingyong
您需要登录后才可以回帖 登录 | 快速注册

本版积分规则

音频应用搜索

QQ|小黑屋|手机版|音频应用官网微博|音频应用 ( 鄂ICP备16002437号 )

GMT+8, 2025-6-8 02:19 , Processed in 0.032284 second(s), 8 queries , Redis On.

Powered by Audio app

快速回复 返回顶部 返回列表